能效比提升超两倍,全球最高效ADC芯片问世

发布时间 : 2021-05-23 10:46  浏览次数 : 36

ADC被人们比喻为模拟芯片中的「皇冠」,杨百翰大学近日发表的一项研究,让它的效率提升了数倍。

在ADC芯片40多年的历史中,其基本架构、设计和生产技术已经趋近于成熟,但在庞大的消费电子领域中,如此复杂而成熟的芯片有时也会成为机器性能的瓶颈。虽然在芯片领域之外的人较少关注,但ADC芯片技术含量较高,用途广泛,从测量仪器、手机、HiFi耳机到5G通信基站中都存在不同种类的ADC,部分高端产品甚至受到美国商务部出口管控的限制。

当前,移动设备的升级换代速度比以往更快。每年,科技巨头们都会制造出速度更快、功能更强大、电池续航时间更长的移动终端。苹果、三星等公司之所以能奇迹般地实现目标,主要是因为世界各地的工程人员不断设计出更加节能的高速传输芯片。

来自美国杨百翰大学的研究者构建了世界上能效最高的高速模拟数字转换器(A/D转换器,简称ADC)。在大部分电子设备中,ADC是能将模拟信号转换为数字信号的电子元件,该转换过程一般包括取样、保持、量化、编码4个过程。

论文地址: https://ieeexplore.ieee.org/document/8877924/

这项研究由中国台湾的一些机构赞助,耗时四年,包括设计芯片的三年和测试芯片的一年。研究团队包括国立阳明交通大学、加州大学洛杉矶分校的研究者,这篇论文在2021年2月发表在《IEEE固态电路》杂志,Swindlehurst为论文的第一作者。

杨百翰大学电气与计算机工程教授Wood Chiang、博士生Eric Swindlehurst和其他团队成员创建的ADC,在10GHz的超宽频无线通讯中仅消耗21毫瓦的功率,远低于此前数百毫瓦或瓦级别的功率,创造了世界上ADC的最高能效纪录。

Chiang教授说:「全球有很多团队致力于ADC,这就像是一场以更快更省油为目标的造车竞赛。打败全球范围内的对手很难,但我们做到了。」

Wood Chiang教授。

通信系统设备内越来越高的带宽意味着电路将要消耗更高的功率,杨百翰大学的研究者着眼于ADC电路的关键部分DAC,代表了与ADC完全相反的核心部分:数字-模拟信号转换器。

研究者通过调整电容器平行板的面积和间距来减少DAC的负载,使得转换器更快、更高效。此外,研究者采用与传统方式不同的方式对单元电容进行分组,将属于DAC中同一比特位的单元电容分在一组,而不是将它们贯穿在一起。这一方法使得底板的寄生电容降低到三分之一,从而大大降低功耗且提高了速度。

ADC设计与时序图。

最后,研究者使用了自举开关,使其成为双路径,因此每个路径可以独立优化。这种方法在不需要额外硬件的前提下提高了速度,主要是拆分现有设备并更改电路中的路由。

实验表明,该ADC采用28nm CMOS 工艺,在 Nyquist上工作时获得了36.9 dB 的 SNDR,功率为21毫瓦,FoM 为37fj/conv-step,刷新了世界上的最低功耗纪录。

杨百翰大学团队打造的ADC芯片显微图像。

「我们证明了全新芯片技术的特殊能力,」Wood Chiang说道。「这项工作让该领域向前推进了一大步,为消费者带来诸多便利。由于它的存在,你的WiFi连接将会延迟更低,上传下载带宽更大,可以轻松观看4K或8K的视频,同时让手机获得更长的待机时间。」

Wood Chiang表示,ADC的应用范围还包含自动驾驶汽车(需要很大的无线网络带宽),智能眼镜等智能穿戴设备,以及可植入芯片等。

这种设备仍需要复杂的设计和验证,以确保转换器中的数千个连接都能够正常运作。在设计过程中,每个错误可能要花费至少一年的时间来纠正,所幸研究团队并没有犯错。

「这就像在构建一座小城市,项目其中包含大量细节,」Wood Chiang说道。「研究团队完成了非常出色的工作,所有部分都完美地融合在一起,实现了这一工程壮举。我对能在杨百翰大学和这些优秀的学生们共事而感到荣幸。上述文章摘自凤凰网,来源链接https://i.ifeng.com/c/86SFIbAiinB